Avanço Inesperado na Computação Quântica
A IBM anunciou um marco significativo em sua jornada para construir um computador quântico em larga escala, e a solução veio de um lugar inesperado: hardware de prateleira. Pesquisadores da IBM conseguiram executar um algoritmo avançado de correção de erros quânticos em chips FPGA da AMD, disponíveis comercialmente. Este avanço, detalhado em um artigo recente, não apenas funcionou, mas o fez 10 vezes mais rápido do que o necessário para acompanhar um computador quântico, representando um salto na viabilidade da computação quântica tolerante a falhas.
O Desafio da Correção de Erros
Um dos maiores obstáculos para a computação quântica prática é a instabilidade dos qubits, que são suscetíveis a erros. A correção desses erros em tempo real é uma tarefa computacionalmente intensiva. Acreditava-se que essa tarefa exigiria processadores quânticos auxiliares. No entanto, a demonstração da IBM prova que hardware clássico e acessível pode gerenciar essa tarefa de forma eficaz, o que pode acelerar drasticamente o cronograma para o desenvolvimento de máquinas quânticas úteis.
Implicações para o Futuro da Tecnologia
Este resultado é visto como um passo crucial para a meta da IBM de desenvolver seu computador quântico em grande escala, apelidado de “Starling”, até 2029. Ao conseguir realizar a correção de erros com hardware convencional, a empresa pode estar um ano à frente de seu próprio cronograma de desenvolvimento.
“A descoberta da IBM mostra que o hardware clássico agora pode simular e otimizar certos fluxos de trabalho de correção de erros quânticos que antes se acreditava que exigiriam pequenos processadores quânticos”, afirmou Simon Fried, da Classiq, uma desenvolvedora de software quântico. A integração mais estreita entre as camadas de computação clássica e quântica é fundamental para a escalabilidade, e este avanço representa um progresso notável nessa direção.